- ملحوظة: إذا كنت تبحث عن تغير السرعة بالنسبة إلى الزمن فانظر تسارع.
التسريع (speedup) في حالة الحوسبة المتوازية يعبر عن الربح في المدة الزمنية لتنفيذ برنامج حاسوبي بعد إضافة وحدات معالجة مقارنة من برنامج متسلسل.[1][2][3]
الصيغة هي :
حيث:
- p عدد وحدات المعالجة
- مدة تنفيذ برنامج متسلسل
- مدة التنفيذ على p وحدة معالجة.
الكفاءة توافق هذا الربح مقسوما على عدد وحدات المعالجة المستعملة.
مراجع
- Baer, Jean-Loup (2010). Microprocessor Architecture: From Simple Pipelines to Chip Multiprocessors. New York: مطبعة جامعة كامبريدج. صفحة 10. .
- Hennessy, John L.; David A., Patterson (2012). Computer Architecture: A Quantitive Approach. Waltham, MA: Morgan Kaufmann. صفحات 46–47. .
- Speckenmeyer, Ewald (2005). "Superlinear Speedup for Parallel Backtracking". Lecture Notes in Computer Science. 297: 985–993.